其原理是:TTL电路的逻辑O即低电平,通常为0.2V(不高于0.4V),逻辑l即高电平通常为3.3v(不低于2.4V);CMOS电路的低电平近似等于Vss(电源电压负端),高电平则近似等于Vdd(电源电压正端),一般不会超过18V。这时虽然数字万用表DC2V档工作在超量程状态,但由于数字万用表过载能力强(以DT830型数字万用表为例,其DC2V档最大允许输入电压为1000V),所以用DC2V档测量逻辑电平不会损坏万用表。
其原理是:TTL电路的逻辑O即低电平,通常为0.2V(不高于0.4V),逻辑l即高电平通常为3.3v(不低于2.4V);CMOS电路的低电平近似等于Vss(电源电压负端),高电平则近似等于Vdd(电源电压正端),一般不会超过18V。这时虽然数字万用表DC2V档工作在超量程状态,但由于数字万用表过载能力强(以DT830型数字万用表为例,其DC2V档最大允许输入电压为1000V),所以用DC2V档测量逻辑电平不会损坏万用表。
网友评论